На рис. приведена схема смесителя для приемника прямого преобразования, в котором используется микросхема
74НС4052 — двойной аналоговый мультиплексор 1x4. Микросхема имеет два адресных входа (SO и S1). При поступлении на них двоичного кода (00, 01, 10и 11) сигнал со входа А последовательно, при каждом цикле, переключается 11 на один из выходов А1 —А4, что позволяет применить данную микросхему в смесителе.
Принцип работы такого смесителя показан на рис.1.
При последовательном переключении на адресных входах мультиплексора двоичных кодов от 00 до 11, на конденсаторах С22 — С25 выделяется НЧ огибающая полезного сигнала. Сигналы с фазами 0 и 180° поступают на входы дифференциального ОУ АЗ, а сигналы с фазами 90 и 270° — на входы дифференциального ОУ А4. На выходах ОУ присутствуют квадратурные НЧ сигналы, т.е. имеющие сдвиг фазы 90°, которые канал 90 можно подать либо на НЧ фазовращатель, либо на входы звуковой карты компьютера для со-ответствующей их обработки в программе SDR. Параметры такого детектора впечатляют. Динамический диапазон по интермодуляции 3-го порядка не менее 92 дБ (при частотном разносе испытательных сигналов 2 кГц) и не менее 105 дБ при частотном разносе 5 кГц. Динамический диапазон по блокированию — соответственно 119 и 128 дБ!